Asynchroner Viterbi-Decoder mit geringer Leistung
Asynchroner Modus
In diesem Buch geht es um den Entwurf von asynchronen Viterbi-Decodern mit geringer Leistung. Aufgrund der Anforderungen an hohe Geschwindigkeit, niedrige Leistung, geringes Gewicht und lange Batterielebensdauer hat ein Low-Power-Viterbi-Decoder eine grosse...
Leider schon ausverkauft
versandkostenfrei
Buch
Fr. 60.00
inkl. MwSt.
- Kreditkarte, Paypal, Rechnungskauf
- 30 Tage Widerrufsrecht
Produktdetails
Produktinformationen zu „Asynchroner Viterbi-Decoder mit geringer Leistung “
Klappentext zu „Asynchroner Viterbi-Decoder mit geringer Leistung “
In diesem Buch geht es um den Entwurf von asynchronen Viterbi-Decodern mit geringer Leistung. Aufgrund der Anforderungen an hohe Geschwindigkeit, niedrige Leistung, geringes Gewicht und lange Batterielebensdauer hat ein Low-Power-Viterbi-Decoder eine grosse Nachfrage im Kommunikationsbereich.In mobilen Kommunikationssystemen nimmt der Viterbi-Decoder eine grössere Chipfläche ein, was direkt mit der Verlustleistung zusammenhängt. Daher haben wir ein solches System entwickelt, das weniger dynamische Leistung verbraucht und in Anwendungen mit geringem Stromverbrauch eingesetzt werden kann. Anstelle der Verwendung eines globalen Taktgebers wurde das System mit einem lokalen Taktgeber entworfen, wobei eine stromsparende Technik wie die 2-Phasen-Level-Codierung mit Dual-Rail-Codierung und die Minimum-Transition-Hybrid-Register-Exchange-Decodierungsmethode eingesetzt wurde, um die Schaltaktivität zu reduzieren und unnötige Speicheroperationen zu vermeiden, um die dynamische Leistung des Decoders zu verringern. Das entworfene System wurde mit verschiedenen Eingangsvektoren getestet und die dynamische Leistung wurde für synchrone und asynchrone Viterbi-Dekoder berechnet. Die vergleichende Leistungsanalyse mit verschiedenen Dekodierverfahren hat gezeigt, dass der asynchrone Viterbi-Decoder eine geringere Leistungsaufnahme hat als der synchrone Viterbi-Decoder.
Autoren-Porträt von Surekha Tadse, Sanjay Haridas
Tadse, SurekhaDr. Surekha Tadse arbeitet als Assistenzprofessorin am G H Raisoni College of Engineering, Nagpur, (MH), Indien. Ihr Interessengebiet ist Kommunikation und VLSI. Sie veröffentlichte mehr als 30 Arbeiten in renommierten Zeitschriften und Konferenzen.Dr. Sanjay Haridas arbeitet als Professor und Dekan Akademiker in J D College of Engineering and Management, Nagpur.
Bibliographische Angaben
- Autoren: Surekha Tadse , Sanjay Haridas
- 2021, 76 Seiten, Masse: 22 cm, Kartoniert (TB), Deutsch
- Verlag: Verlag Unser Wissen
- ISBN-10: 6203716464
- ISBN-13: 9786203716467
Kommentar zu "Asynchroner Viterbi-Decoder mit geringer Leistung"
0 Gebrauchte Artikel zu „Asynchroner Viterbi-Decoder mit geringer Leistung“
Zustand | Preis | Porto | Zahlung | Verkäufer | Rating |
---|
Schreiben Sie einen Kommentar zu "Asynchroner Viterbi-Decoder mit geringer Leistung".
Kommentar verfassen